減小復(fù)合管/CEO電路措施
發(fā)布時間:2012/11/5 19:16:44 訪問次數(shù):784
復(fù)合管極性識別絕招:兩只三極管ECJ0EC1H160G復(fù)合后的極性取決于第一只三極管的極性。
關(guān)于復(fù)合管需要掌握下列幾個電路細(xì)節(jié)。
(1) VT1為輸入管,VT2為第二級三極管。VT1是小功率的三極管,VT2則是功率更大的三極管。
(2)復(fù)合管總的電流放大倍數(shù)口為各管電流放大倍數(shù)之積,為VT1電流放大倍數(shù),為VT2電流放大數(shù),可見采用復(fù)合管可以大幅提高三極管的電流放大倍數(shù)。
(3)復(fù)合管的集電極一發(fā)射極反向截止電流(俗稱穿透電流)/CEO很大,這是因為VT1的/CE01全部流入了VT2基極,經(jīng)VT2放大后從其發(fā)射極輸出。三極管/CEO大,對三極管的穩(wěn)定工作十分不利。為了減小復(fù)合管的/CEO,常采用如圖2-37所示電路。
接入分流電阻Rl后,VT1輸出的部分/CE01經(jīng)Rl分流到地,減小了流入VT2基極的電流量,達(dá)到減小復(fù)合管/CEO的目的。當(dāng)然,Rl對VT1的輸出信號也同樣存在分流哀減作用。
電阻R2構(gòu)成VT2發(fā)射極電流串聯(lián)負(fù)反饋電路,用來減小復(fù)合管的/CEO,因為加入電流負(fù)反饋能夠穩(wěn)定復(fù)合管的輸出電流,這樣可以抑制復(fù)合管的/CEO。
另外,串聯(lián)負(fù)反饋有利于提高VT2的輸入電阻,這樣VT1的/CE01流入VT2基極的量更少,流過Rl的量更多,也能達(dá)到減小復(fù)合管/CEO的目的。
復(fù)合管極性識別絕招:兩只三極管ECJ0EC1H160G復(fù)合后的極性取決于第一只三極管的極性。
關(guān)于復(fù)合管需要掌握下列幾個電路細(xì)節(jié)。
(1) VT1為輸入管,VT2為第二級三極管。VT1是小功率的三極管,VT2則是功率更大的三極管。
(2)復(fù)合管總的電流放大倍數(shù)口為各管電流放大倍數(shù)之積,為VT1電流放大倍數(shù),為VT2電流放大數(shù),可見采用復(fù)合管可以大幅提高三極管的電流放大倍數(shù)。
(3)復(fù)合管的集電極一發(fā)射極反向截止電流(俗稱穿透電流)/CEO很大,這是因為VT1的/CE01全部流入了VT2基極,經(jīng)VT2放大后從其發(fā)射極輸出。三極管/CEO大,對三極管的穩(wěn)定工作十分不利。為了減小復(fù)合管的/CEO,常采用如圖2-37所示電路。
接入分流電阻Rl后,VT1輸出的部分/CE01經(jīng)Rl分流到地,減小了流入VT2基極的電流量,達(dá)到減小復(fù)合管/CEO的目的。當(dāng)然,Rl對VT1的輸出信號也同樣存在分流哀減作用。
電阻R2構(gòu)成VT2發(fā)射極電流串聯(lián)負(fù)反饋電路,用來減小復(fù)合管的/CEO,因為加入電流負(fù)反饋能夠穩(wěn)定復(fù)合管的輸出電流,這樣可以抑制復(fù)合管的/CEO。
另外,串聯(lián)負(fù)反饋有利于提高VT2的輸入電阻,這樣VT1的/CE01流入VT2基極的量更少,流過Rl的量更多,也能達(dá)到減小復(fù)合管/CEO的目的。
上一篇:復(fù)合互補推挽放大器
上一篇:推挽輸出級靜態(tài)偏置電路
熱門點擊
- 典型的RC并聯(lián)電路
- 串聯(lián)負(fù)反饋對信號源內(nèi)阻要求
- 可焊性測試標(biāo)準(zhǔn)
- 阻尼比
- 錫銅界面合金層
- 鐵磁體變?yōu)轫槾朋w時所產(chǎn)生的特定溫度
- 什么是底部填充膠
- 輸出端無耦合電容
- Ag含量對Sn-Ag-Cu可靠性的影響
- 夾具結(jié)構(gòu)形式
推薦技術(shù)資料
- 聲道前級設(shè)計特點
- 與通常的Hi-Fi前級不同,EP9307-CRZ這臺分... [詳細(xì)]
- 車載顯示技術(shù)AR
- 2 納米工藝 A18 Pro 芯片參數(shù)技術(shù)應(yīng)
- 新一代 HBM3/HBM3e
- NAND FLASH控制器芯片
- SoC芯片架構(gòu)設(shè)計
- 嵌入式存儲芯片PPI Nand
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究