電路分析
發(fā)布時(shí)間:2012/12/1 20:20:54 訪問(wèn)次數(shù):809
設(shè)電源接通后,非門A輸入端的W25X20AVSNIG電壓較低,使非門A輸出高電平,即此時(shí)Uol為高電平。這一高電平加到非門B的輸入端,非門B輸出低電平,即U02為低電平,此時(shí)電路進(jìn)入一個(gè)暫穩(wěn)態(tài),如圖6-120(b)所示波形。
由于Uol為高電平,而U02為低電平,這樣Uol通過(guò)電阻Rl對(duì)電容Cl充電,其充電回路是:非門A輸出端-*Rl—Cl一非門B輸出端,如圖6-121所示。這一充電使Cl充到左正右負(fù)的電壓。
隨著上述充電的進(jìn)行,使非門A輸入端的電壓上升,當(dāng)非門A輸入端的電壓上升到一定程度時(shí),電路開始翻轉(zhuǎn),使非門A輸出低電平,即Uol為低電平。這一低電平加到非門B的輸入端,使非門B輸出高電平,即U02為高電平,這時(shí)電路進(jìn)入另一個(gè)暫穩(wěn)態(tài),如圖6-120(b)所示波形。
設(shè)電源接通后,非門A輸入端的W25X20AVSNIG電壓較低,使非門A輸出高電平,即此時(shí)Uol為高電平。這一高電平加到非門B的輸入端,非門B輸出低電平,即U02為低電平,此時(shí)電路進(jìn)入一個(gè)暫穩(wěn)態(tài),如圖6-120(b)所示波形。
由于Uol為高電平,而U02為低電平,這樣Uol通過(guò)電阻Rl對(duì)電容Cl充電,其充電回路是:非門A輸出端-*Rl—Cl一非門B輸出端,如圖6-121所示。這一充電使Cl充到左正右負(fù)的電壓。
隨著上述充電的進(jìn)行,使非門A輸入端的電壓上升,當(dāng)非門A輸入端的電壓上升到一定程度時(shí),電路開始翻轉(zhuǎn),使非門A輸出低電平,即Uol為低電平。這一低電平加到非門B的輸入端,使非門B輸出高電平,即U02為高電平,這時(shí)電路進(jìn)入另一個(gè)暫穩(wěn)態(tài),如圖6-120(b)所示波形。
上一篇:振蕩周期
上一篇:電路翻轉(zhuǎn)分析
熱門點(diǎn)擊
- 隨機(jī)振動(dòng)試驗(yàn)條件
- 混色方法
- 靜噪原理分析
- 加速度譜密度容差
- 高放AGC電路
- 集成運(yùn)放構(gòu)成的緩沖移相振蕩器
- 橋堆構(gòu)成的正極性橋式整流
- 降壓電路分析和故障分析小結(jié)
- 典型混晌電路
- 杜比定向透輯環(huán)繞聲家庭影院系統(tǒng)
推薦技術(shù)資料
- 全集成直接飛行時(shí)間(dToF)傳感器
- 2025年半導(dǎo)體市場(chǎng)發(fā)展趨勢(shì)未
- GW2A系列FPGA芯片應(yīng)用參數(shù)
- DDR類儲(chǔ)存器接口解決方案
- 2.5G bps MIPI D
- 新一代 Arora-V系列FPGA產(chǎn)品詳情
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究