TSL門電路
發(fā)布時(shí)間:2012/12/7 19:26:34 訪問次數(shù):2820
TSL是英文Tristate Logic的縮寫,TSL門電路又稱EP3C10U256C6N為三態(tài)門電路。
前面介紹的各種門電路的輸出端輸出狀態(tài)只有兩種:一是高電平1,二是低電平0。三態(tài)門輸出端的狀態(tài)有3種,即除高電平1和低電平0之外,還有一態(tài)是高阻狀態(tài),或稱為禁止?fàn)顟B(tài)。
當(dāng)這種門電路輸出端處于1或0狀態(tài)時(shí),與前面介紹的門電路相同;當(dāng)三態(tài)門電路處于高阻狀態(tài)時(shí),門電路的輸出級(jí)管子處于截止?fàn)顟B(tài),整個(gè)三態(tài)門電路相當(dāng)于開路,輸入端的輸入信息對(duì)此時(shí)的門電路輸出端狀態(tài)不起作用。三態(tài)門電路也是為了實(shí)現(xiàn)線與電路而設(shè)計(jì)的。
(1)三態(tài)門電路的特點(diǎn)。這種門電路是在OC門電路基本上發(fā)展起來的,它克服了OC門工作速度不夠高和帶負(fù)載能力欠住的缺點(diǎn),與普通的TTL與非門相比,它具有TTL與非門的優(yōu)點(diǎn),同時(shí)還能構(gòu)成線與電路。
(2)三態(tài)門電路的結(jié)構(gòu)。圖8-28所示是具體的三態(tài)門電路。從電路中可看出,這一電路與TTL與非門電路基本相同,只是在電路中多了一只二極管VD1。電路中,A、B和C都是數(shù)據(jù)輸入端,C在這里起控制作用,稱為控制端,實(shí)際參與邏輯功能運(yùn)算的輸入端只有A和B兩個(gè),所以當(dāng)三態(tài)門電路不進(jìn)入高阻狀態(tài)時(shí),這一電路是具有兩個(gè)輸入端的與非門電路;F是這一與非門電路的輸出端。
這一電路的工作原理是這樣:當(dāng)電路中的控制端C輸入高電平1時(shí),二極管VD1正極接高電平,VD1處于反向偏置而進(jìn)入截止?fàn)顟B(tài),此時(shí)電路與一個(gè)兩輸入端的TTL與非門電路相同,門電路可以實(shí)現(xiàn)與非邏輯當(dāng)控制輸入端C輸入低電平0時(shí),由于二極管VD1負(fù)極接低電平,VD1導(dǎo)通,導(dǎo)通的VD1使VT3基極為低電平,VT3進(jìn)入截止?fàn)顟B(tài),其發(fā)射極為低電平,又使VT4管基極為低電平,這樣VT4管也截止。
同時(shí),由于VT2集電極為低電平,VT2截
止,這又導(dǎo)致VT5管基極為低電平,VT5也進(jìn)入截止?fàn)顟B(tài),這樣電路中的VT2~VT5都為截止?fàn)顟B(tài),此時(shí)門電路進(jìn)入高阻狀態(tài),即輸出端F對(duì)地之間的阻抗相當(dāng)大,相當(dāng)于F端對(duì)地之間開路。這一門電路進(jìn)入高阻狀態(tài)后,無論輸端A、B輸入高電平還是低電平,輸出端F都沒有響應(yīng)。
TSL是英文Tristate Logic的縮寫,TSL門電路又稱EP3C10U256C6N為三態(tài)門電路。
前面介紹的各種門電路的輸出端輸出狀態(tài)只有兩種:一是高電平1,二是低電平0。三態(tài)門輸出端的狀態(tài)有3種,即除高電平1和低電平0之外,還有一態(tài)是高阻狀態(tài),或稱為禁止?fàn)顟B(tài)。
當(dāng)這種門電路輸出端處于1或0狀態(tài)時(shí),與前面介紹的門電路相同;當(dāng)三態(tài)門電路處于高阻狀態(tài)時(shí),門電路的輸出級(jí)管子處于截止?fàn)顟B(tài),整個(gè)三態(tài)門電路相當(dāng)于開路,輸入端的輸入信息對(duì)此時(shí)的門電路輸出端狀態(tài)不起作用。三態(tài)門電路也是為了實(shí)現(xiàn)線與電路而設(shè)計(jì)的。
(1)三態(tài)門電路的特點(diǎn)。這種門電路是在OC門電路基本上發(fā)展起來的,它克服了OC門工作速度不夠高和帶負(fù)載能力欠住的缺點(diǎn),與普通的TTL與非門相比,它具有TTL與非門的優(yōu)點(diǎn),同時(shí)還能構(gòu)成線與電路。
(2)三態(tài)門電路的結(jié)構(gòu)。圖8-28所示是具體的三態(tài)門電路。從電路中可看出,這一電路與TTL與非門電路基本相同,只是在電路中多了一只二極管VD1。電路中,A、B和C都是數(shù)據(jù)輸入端,C在這里起控制作用,稱為控制端,實(shí)際參與邏輯功能運(yùn)算的輸入端只有A和B兩個(gè),所以當(dāng)三態(tài)門電路不進(jìn)入高阻狀態(tài)時(shí),這一電路是具有兩個(gè)輸入端的與非門電路;F是這一與非門電路的輸出端。
這一電路的工作原理是這樣:當(dāng)電路中的控制端C輸入高電平1時(shí),二極管VD1正極接高電平,VD1處于反向偏置而進(jìn)入截止?fàn)顟B(tài),此時(shí)電路與一個(gè)兩輸入端的TTL與非門電路相同,門電路可以實(shí)現(xiàn)與非邏輯當(dāng)控制輸入端C輸入低電平0時(shí),由于二極管VD1負(fù)極接低電平,VD1導(dǎo)通,導(dǎo)通的VD1使VT3基極為低電平,VT3進(jìn)入截止?fàn)顟B(tài),其發(fā)射極為低電平,又使VT4管基極為低電平,這樣VT4管也截止。
同時(shí),由于VT2集電極為低電平,VT2截
止,這又導(dǎo)致VT5管基極為低電平,VT5也進(jìn)入截止?fàn)顟B(tài),這樣電路中的VT2~VT5都為截止?fàn)顟B(tài),此時(shí)門電路進(jìn)入高阻狀態(tài),即輸出端F對(duì)地之間的阻抗相當(dāng)大,相當(dāng)于F端對(duì)地之間開路。這一門電路進(jìn)入高阻狀態(tài)后,無論輸端A、B輸入高電平還是低電平,輸出端F都沒有響應(yīng)。
上一篇:OC門電路
熱門點(diǎn)擊
- 載波信號(hào)
- 串行進(jìn)位同步二進(jìn)制加法計(jì)數(shù)器
- TSL門電路
- 同步分離電路
- 并行進(jìn)位同步二進(jìn)制加法計(jì)數(shù)器
- 555集成電路構(gòu)成的單穩(wěn)型壓控振蕩器
- 復(fù)合門電路
- 調(diào)整管分流電阻電路
- 濾波電容電路故障分析
- 單電源和正負(fù)對(duì)稱雙電流供電電路
推薦技術(shù)資料
- 滑雪繞樁機(jī)器人
- 本例是一款非常有趣,同時(shí)又有一定調(diào)試難度的玩法。EDE2116AB... [詳細(xì)]
- 全集成直接飛行時(shí)間(dToF)傳感器
- 2025年半導(dǎo)體市場發(fā)展趨勢未
- GW2A系列FPGA芯片應(yīng)用參數(shù)
- DDR類儲(chǔ)存器接口解決方案
- 2.5G bps MIPI D
- 新一代 Arora-V系列FPGA產(chǎn)品詳情
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究