十進(jìn)制加,減計(jì)數(shù)譯碼器CC40110引腳
發(fā)布時(shí)間:2013/2/21 20:32:42 訪問(wèn)次數(shù):6643
圖14-83所示為十進(jìn)制加/減計(jì)數(shù).7段譯碼器CC40110引腳BAT54M3T5G功能圖。CC40110具有兩個(gè)時(shí)鐘脈沖輸入端:CPu為加法計(jì)數(shù)輸入端,CP。為減法計(jì)數(shù)輸入端,還具有進(jìn)位脈沖輸出端Qco和借位脈沖輸出端Q,方便級(jí)聯(lián)使用。7個(gè)譯碼輸出端a~g直接驅(qū)動(dòng)7
段數(shù)碼管顯示。
圖14-83 十進(jìn)制加,減計(jì)數(shù)譯碼器CC40110引腳
數(shù)碼譯碼器
(1)圖14-84所示為BCD碼一十進(jìn)制碼譯碼器CC4028引腳功能圖。CC4028的功能是將BCD碼(8421碼)譯成十進(jìn)制碼。A~D
為4位BCD碼輸入端。Yo~Y9為輸出端。
(2)圖14-85所示為4線- 16線譯碼器CC4514引腳功能圖。CC4514的功能是將A、B、C、D4個(gè)輸入端的二進(jìn)制碼譯成十六進(jìn)
制碼,由YO~Y15端輸出。
(3)囹14-86所示為雙二進(jìn)制4選1譯碼分離器CC4555引腳功能圖。CC4555內(nèi)含兩個(gè)完全一樣的譯碼單元電路,每個(gè)單元電路具有A、B兩個(gè)二進(jìn)制碼輸入端,Y1~Y3,4個(gè)輸出端,EN為允許端,輸出有效電平為“1”。
圖14-83所示為十進(jìn)制加/減計(jì)數(shù).7段譯碼器CC40110引腳BAT54M3T5G功能圖。CC40110具有兩個(gè)時(shí)鐘脈沖輸入端:CPu為加法計(jì)數(shù)輸入端,CP。為減法計(jì)數(shù)輸入端,還具有進(jìn)位脈沖輸出端Qco和借位脈沖輸出端Q,方便級(jí)聯(lián)使用。7個(gè)譯碼輸出端a~g直接驅(qū)動(dòng)7
段數(shù)碼管顯示。
圖14-83 十進(jìn)制加,減計(jì)數(shù)譯碼器CC40110引腳
數(shù)碼譯碼器
(1)圖14-84所示為BCD碼一十進(jìn)制碼譯碼器CC4028引腳功能圖。CC4028的功能是將BCD碼(8421碼)譯成十進(jìn)制碼。A~D
為4位BCD碼輸入端。Yo~Y9為輸出端。
(2)圖14-85所示為4線- 16線譯碼器CC4514引腳功能圖。CC4514的功能是將A、B、C、D4個(gè)輸入端的二進(jìn)制碼譯成十六進(jìn)
制碼,由YO~Y15端輸出。
(3)囹14-86所示為雙二進(jìn)制4選1譯碼分離器CC4555引腳功能圖。CC4555內(nèi)含兩個(gè)完全一樣的譯碼單元電路,每個(gè)單元電路具有A、B兩個(gè)二進(jìn)制碼輸入端,Y1~Y3,4個(gè)輸出端,EN為允許端,輸出有效電平為“1”。
上一篇:顯示譯碼器
上一篇:怎樣應(yīng)用譯碼器
熱門(mén)點(diǎn)擊
- 十進(jìn)制加,減計(jì)數(shù)譯碼器CC40110引腳
- 怎樣理解磁頭的參數(shù)
- 怎樣檢測(cè)壓電蜂鳴器
- 什么是電磁訊響器
- 晶體二極管有哪些作用
- 常用集成運(yùn)放
- 怎樣應(yīng)用譯碼器
- 什么是時(shí)基集成電路
- 磁隙結(jié)構(gòu)
- 怎樣理解場(chǎng)效應(yīng)管的參數(shù)
推薦技術(shù)資料
- Nuclei lntellig
- RISC-V子系統(tǒng)模式技術(shù)結(jié)構(gòu)
- 物理量子比特量子芯片Willo
- MPS電源管理一站式解決方案詳情
- 薄緩沖層AlGaN/GaN外延
- 2024年全球第三代半導(dǎo)體行業(yè)十大事件
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究