時(shí)序電路的分析與設(shè)計(jì)方法
發(fā)布時(shí)間:2013/10/19 15:13:17 訪問次數(shù):1116
根據(jù)各觸發(fā)器的時(shí)鐘信號CP的異同,C2575GS可把時(shí)序電路分為同步與異步時(shí)序電路。其中,同步時(shí)序電路所有觸發(fā)器的時(shí)鐘輸入端CP都連在一起,使電路各觸發(fā)器的狀態(tài)變化與時(shí)鐘CP同步;異步時(shí)序電路只有部分觸發(fā)器接時(shí)鐘輸入端CP,其他觸發(fā)器的時(shí)鐘取自電路中觸發(fā)器輸出的組合,各觸發(fā)器的狀態(tài)變化有先后,不與時(shí)鐘輸入CP同步。
最常見的時(shí)序電路是計(jì)數(shù)器和寄存器,此外,還有序列產(chǎn)生與檢驗(yàn)等電路。下面將圍繞計(jì)數(shù)器和寄存器等時(shí)序電路展開分析與討論。
時(shí)序電路的夯析
時(shí)序電路的分析就是根據(jù)給定的時(shí)序邏輯電路圖,通過分析求出它的輸出函數(shù)的變化規(guī)律,以及電路狀態(tài)Q的轉(zhuǎn)換規(guī)律,進(jìn)而說明該時(shí)序電路的邏輯功能和工作特性。
分析時(shí)序電路的一般步驟
(1)根據(jù)給定的時(shí)序電路寫出下列各邏輯方程式:
①各觸發(fā)器的時(shí)鐘信號CP的邏輯表達(dá)式;
②時(shí)序電路的輸出方程;
③各觸發(fā)器的驅(qū)動(dòng)(激勵(lì))方程。
(2)將驅(qū)動(dòng)方程代入相應(yīng)的觸發(fā)器的特征方程,求得各觸發(fā)器的次態(tài)方程,也就是時(shí)序邏輯電路的狀態(tài)方程。
(3)根據(jù)狀態(tài)方程和輸出方程,列出該時(shí)序電路的狀態(tài)轉(zhuǎn)移真值表,畫出狀態(tài)圖或時(shí)序圖。
(4)用文字描述給定時(shí)序邏輯電路的邏輯功能。
對同步時(shí)序電路,各觸發(fā)器的時(shí)鐘信號CP相同,則分析時(shí)CP的邏輯表達(dá)式可不寫;而對異步時(shí)序電路,由于各觸發(fā)器的時(shí)鐘信號CP不相同,則分析時(shí)CP的邏輯表達(dá)式就必須列寫出。
最常見的時(shí)序電路是計(jì)數(shù)器和寄存器,此外,還有序列產(chǎn)生與檢驗(yàn)等電路。下面將圍繞計(jì)數(shù)器和寄存器等時(shí)序電路展開分析與討論。
時(shí)序電路的夯析
時(shí)序電路的分析就是根據(jù)給定的時(shí)序邏輯電路圖,通過分析求出它的輸出函數(shù)的變化規(guī)律,以及電路狀態(tài)Q的轉(zhuǎn)換規(guī)律,進(jìn)而說明該時(shí)序電路的邏輯功能和工作特性。
分析時(shí)序電路的一般步驟
(1)根據(jù)給定的時(shí)序電路寫出下列各邏輯方程式:
①各觸發(fā)器的時(shí)鐘信號CP的邏輯表達(dá)式;
②時(shí)序電路的輸出方程;
③各觸發(fā)器的驅(qū)動(dòng)(激勵(lì))方程。
(2)將驅(qū)動(dòng)方程代入相應(yīng)的觸發(fā)器的特征方程,求得各觸發(fā)器的次態(tài)方程,也就是時(shí)序邏輯電路的狀態(tài)方程。
(3)根據(jù)狀態(tài)方程和輸出方程,列出該時(shí)序電路的狀態(tài)轉(zhuǎn)移真值表,畫出狀態(tài)圖或時(shí)序圖。
(4)用文字描述給定時(shí)序邏輯電路的邏輯功能。
對同步時(shí)序電路,各觸發(fā)器的時(shí)鐘信號CP相同,則分析時(shí)CP的邏輯表達(dá)式可不寫;而對異步時(shí)序電路,由于各觸發(fā)器的時(shí)鐘信號CP不相同,則分析時(shí)CP的邏輯表達(dá)式就必須列寫出。
根據(jù)各觸發(fā)器的時(shí)鐘信號CP的異同,C2575GS可把時(shí)序電路分為同步與異步時(shí)序電路。其中,同步時(shí)序電路所有觸發(fā)器的時(shí)鐘輸入端CP都連在一起,使電路各觸發(fā)器的狀態(tài)變化與時(shí)鐘CP同步;異步時(shí)序電路只有部分觸發(fā)器接時(shí)鐘輸入端CP,其他觸發(fā)器的時(shí)鐘取自電路中觸發(fā)器輸出的組合,各觸發(fā)器的狀態(tài)變化有先后,不與時(shí)鐘輸入CP同步。
最常見的時(shí)序電路是計(jì)數(shù)器和寄存器,此外,還有序列產(chǎn)生與檢驗(yàn)等電路。下面將圍繞計(jì)數(shù)器和寄存器等時(shí)序電路展開分析與討論。
時(shí)序電路的夯析
時(shí)序電路的分析就是根據(jù)給定的時(shí)序邏輯電路圖,通過分析求出它的輸出函數(shù)的變化規(guī)律,以及電路狀態(tài)Q的轉(zhuǎn)換規(guī)律,進(jìn)而說明該時(shí)序電路的邏輯功能和工作特性。
分析時(shí)序電路的一般步驟
(1)根據(jù)給定的時(shí)序電路寫出下列各邏輯方程式:
①各觸發(fā)器的時(shí)鐘信號CP的邏輯表達(dá)式;
②時(shí)序電路的輸出方程;
③各觸發(fā)器的驅(qū)動(dòng)(激勵(lì))方程。
(2)將驅(qū)動(dòng)方程代入相應(yīng)的觸發(fā)器的特征方程,求得各觸發(fā)器的次態(tài)方程,也就是時(shí)序邏輯電路的狀態(tài)方程。
(3)根據(jù)狀態(tài)方程和輸出方程,列出該時(shí)序電路的狀態(tài)轉(zhuǎn)移真值表,畫出狀態(tài)圖或時(shí)序圖。
(4)用文字描述給定時(shí)序邏輯電路的邏輯功能。
對同步時(shí)序電路,各觸發(fā)器的時(shí)鐘信號CP相同,則分析時(shí)CP的邏輯表達(dá)式可不寫;而對異步時(shí)序電路,由于各觸發(fā)器的時(shí)鐘信號CP不相同,則分析時(shí)CP的邏輯表達(dá)式就必須列寫出。
最常見的時(shí)序電路是計(jì)數(shù)器和寄存器,此外,還有序列產(chǎn)生與檢驗(yàn)等電路。下面將圍繞計(jì)數(shù)器和寄存器等時(shí)序電路展開分析與討論。
時(shí)序電路的夯析
時(shí)序電路的分析就是根據(jù)給定的時(shí)序邏輯電路圖,通過分析求出它的輸出函數(shù)的變化規(guī)律,以及電路狀態(tài)Q的轉(zhuǎn)換規(guī)律,進(jìn)而說明該時(shí)序電路的邏輯功能和工作特性。
分析時(shí)序電路的一般步驟
(1)根據(jù)給定的時(shí)序電路寫出下列各邏輯方程式:
①各觸發(fā)器的時(shí)鐘信號CP的邏輯表達(dá)式;
②時(shí)序電路的輸出方程;
③各觸發(fā)器的驅(qū)動(dòng)(激勵(lì))方程。
(2)將驅(qū)動(dòng)方程代入相應(yīng)的觸發(fā)器的特征方程,求得各觸發(fā)器的次態(tài)方程,也就是時(shí)序邏輯電路的狀態(tài)方程。
(3)根據(jù)狀態(tài)方程和輸出方程,列出該時(shí)序電路的狀態(tài)轉(zhuǎn)移真值表,畫出狀態(tài)圖或時(shí)序圖。
(4)用文字描述給定時(shí)序邏輯電路的邏輯功能。
對同步時(shí)序電路,各觸發(fā)器的時(shí)鐘信號CP相同,則分析時(shí)CP的邏輯表達(dá)式可不寫;而對異步時(shí)序電路,由于各觸發(fā)器的時(shí)鐘信號CP不相同,則分析時(shí)CP的邏輯表達(dá)式就必須列寫出。
熱門點(diǎn)擊
- 打印菲林紙
- 時(shí)序電路是由觸發(fā)器和組合電路構(gòu)成的
- CMOS門電路
- 活塞式吸錫器
- 三極管的主要參數(shù)
- 印制電路板的組成及術(shù)語
- 計(jì)數(shù)器
- 手工焊接操作步驟
- 鉗子功能及鉗口形狀
- 邏輯函數(shù)的圖形法化簡
推薦技術(shù)資料
- 驅(qū)動(dòng)板的原理分析
- 先來看看原理圖。圖8所示為底板及其驅(qū)動(dòng)示意圖,F(xiàn)M08... [詳細(xì)]
- 全集成直接飛行時(shí)間(dToF)傳感器
- 2025年半導(dǎo)體市場發(fā)展趨勢未
- GW2A系列FPGA芯片應(yīng)用參數(shù)
- DDR類儲(chǔ)存器接口解決方案
- 2.5G bps MIPI D
- 新一代 Arora-V系列FPGA產(chǎn)品詳情
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究