時序電路考題
發(fā)布時間:2014/3/28 21:59:44 訪問次數(shù):799
在下列對的題號上打個“√”,錯的題號上打個“×”,并加以更正。
所謂時序電路就是在組合邏輯電路的基礎上再加輸出端與輸入端之間的反饋回路,LM317AEMP并在反饋回路中設有存儲單元電路而構成的電路。時序電路的特點是在任意時刻的輸出信號不僅第13章直面招聘面試官(試題平臺)取決于該時刻輸入信號的狀戀,而且還取決于電路的原來狀態(tài)。一般情況下時序電路中的存儲單元由RS觸發(fā)器或JK觸發(fā)器、D觸發(fā)器構成。時序電路主要有寄存器電路、計數(shù)器電路等。
時序電路有兩大類電路:一是異步時序路,所謂異步時序電路是指其存儲電路中各觸發(fā)器沒有統(tǒng)一的時鐘脈沖,或者沒有時鐘脈沖控制,因此各觸發(fā)器狀態(tài)翻轉變化不是發(fā)生在同一時刻:二是同步時序電路,在同步時序電路中存儲電路的各觸發(fā)器都受同一時鐘脈沖CP的觸發(fā)控制,因此所有觸發(fā)器的狀態(tài)變化都在同一時刻發(fā)生,如在時鐘脈沖CP的作用下在CP脈沖的上升沿或下降沿發(fā)生翻轉。
寄存器由觸發(fā)器組成,一個觸發(fā)器能存放一位二進制數(shù)碼,如果需要存放幾位數(shù)碼就要使用幾個觸發(fā)器。寄存器主要有兩大類,即數(shù)碼寄存器和移位寄存器。兩種寄存器的不同之處就是后者能夠對存放的數(shù)碼進行左移或右移,但一個移位寄存器不能做到又能左移又能右移。
寄存器中的數(shù)碼輸入方式有兩種:一是串行輸入方式,其缺點是輸入速度較慢;二是并行輸入方式,它的輸入速度較快。寄存器中的數(shù)碼輸出方式也是有兩種:一是串行輸出方式,二是并行輸出方式。寄存器是在移位脈沖CP作用下接收輸入數(shù)碼的,并且只在CP從高電平變?yōu)榈碗姾醯南陆笛亟邮蛰斎霐?shù)碼。
D觸發(fā)器也可以構成寄存器電路:彳群這種電路時注意D觸發(fā)器的邏輯功能。當輸入端D為0時,再加一個移位正脈沖,D觸發(fā)器輸出端Q=O。如果輸入端D=1,在移位正脈沖作用下輸出1,即Q=l。這種觸發(fā)器必須有移位正脈沖的作用。
在下列對的題號上打個“√”,錯的題號上打個“×”,并加以更正。
所謂時序電路就是在組合邏輯電路的基礎上再加輸出端與輸入端之間的反饋回路,LM317AEMP并在反饋回路中設有存儲單元電路而構成的電路。時序電路的特點是在任意時刻的輸出信號不僅第13章直面招聘面試官(試題平臺)取決于該時刻輸入信號的狀戀,而且還取決于電路的原來狀態(tài)。一般情況下時序電路中的存儲單元由RS觸發(fā)器或JK觸發(fā)器、D觸發(fā)器構成。時序電路主要有寄存器電路、計數(shù)器電路等。
時序電路有兩大類電路:一是異步時序路,所謂異步時序電路是指其存儲電路中各觸發(fā)器沒有統(tǒng)一的時鐘脈沖,或者沒有時鐘脈沖控制,因此各觸發(fā)器狀態(tài)翻轉變化不是發(fā)生在同一時刻:二是同步時序電路,在同步時序電路中存儲電路的各觸發(fā)器都受同一時鐘脈沖CP的觸發(fā)控制,因此所有觸發(fā)器的狀態(tài)變化都在同一時刻發(fā)生,如在時鐘脈沖CP的作用下在CP脈沖的上升沿或下降沿發(fā)生翻轉。
寄存器由觸發(fā)器組成,一個觸發(fā)器能存放一位二進制數(shù)碼,如果需要存放幾位數(shù)碼就要使用幾個觸發(fā)器。寄存器主要有兩大類,即數(shù)碼寄存器和移位寄存器。兩種寄存器的不同之處就是后者能夠對存放的數(shù)碼進行左移或右移,但一個移位寄存器不能做到又能左移又能右移。
寄存器中的數(shù)碼輸入方式有兩種:一是串行輸入方式,其缺點是輸入速度較慢;二是并行輸入方式,它的輸入速度較快。寄存器中的數(shù)碼輸出方式也是有兩種:一是串行輸出方式,二是并行輸出方式。寄存器是在移位脈沖CP作用下接收輸入數(shù)碼的,并且只在CP從高電平變?yōu)榈碗姾醯南陆笛亟邮蛰斎霐?shù)碼。
D觸發(fā)器也可以構成寄存器電路:彳群這種電路時注意D觸發(fā)器的邏輯功能。當輸入端D為0時,再加一個移位正脈沖,D觸發(fā)器輸出端Q=O。如果輸入端D=1,在移位正脈沖作用下輸出1,即Q=l。這種觸發(fā)器必須有移位正脈沖的作用。
上一篇:組合邏輯電路考題
上一篇:脈沖信號產生電路和整形電路考題