焊盤及阻焊層設(shè)計(jì)
發(fā)布時(shí)間:2014/5/6 21:43:04 訪問(wèn)次數(shù):1976
BGA、CSP的焊盤設(shè)計(jì)按照阻焊方法不同可分為NSMD和SMD兩種類型,如圖5-46 (a)所示。
NSMD (Non-SoldermaskDefined)是非阻焊定義的焊盤設(shè)計(jì)。阻焊層比焊盤大,類似標(biāo)準(zhǔn)的焊盤設(shè)計(jì),RCV420JP是大多數(shù)情況下推薦使用的。其優(yōu)點(diǎn)是銅箔直徑比阻焊尺寸容易控制,熱風(fēng)整平表面光滑、平整;焊點(diǎn)上應(yīng)力小。BGA和PCB上都使用NSMD焊盤,可靠性優(yōu)勢(shì)明顯如圖5-46 (b)所示。
圖5-46 BGA/CSP焊盤設(shè)計(jì)示意圖
SMD(Soldermask Defined)稱為阻焊定義的焊盤設(shè)計(jì),焊盤銅箔直徑比阻焊開(kāi)孔直徑大,其阻焊層壓在焊盤上。其優(yōu)點(diǎn)是銅箔焊盤和阻焊層交迭,可提高焊盤與印制板的附著強(qiáng)度,大多應(yīng)用在窄間距CSP設(shè)計(jì)中;另外,在無(wú)鉛過(guò)渡期有利于氣體排出,可減少“空洞”現(xiàn)象。
引線和過(guò)孔設(shè)計(jì)
導(dǎo)通孔不能加工在焊盤上,導(dǎo)通孔在孔化電鍍后,必須采用介質(zhì)材料或?qū)щ娔z進(jìn)行堵塞.高度不得超過(guò)焊盤高度;與焊盤連接的導(dǎo)線寬度要一致,一般為0.15~0.2mm。
Pitch為1.27mm、焊球直徑為0.762mm BGA的焊盤、過(guò)孔與引線采用啞鈴形設(shè)計(jì),如圖5-47所示。
BGA、CSP的焊盤設(shè)計(jì)按照阻焊方法不同可分為NSMD和SMD兩種類型,如圖5-46 (a)所示。
NSMD (Non-SoldermaskDefined)是非阻焊定義的焊盤設(shè)計(jì)。阻焊層比焊盤大,類似標(biāo)準(zhǔn)的焊盤設(shè)計(jì),RCV420JP是大多數(shù)情況下推薦使用的。其優(yōu)點(diǎn)是銅箔直徑比阻焊尺寸容易控制,熱風(fēng)整平表面光滑、平整;焊點(diǎn)上應(yīng)力小。BGA和PCB上都使用NSMD焊盤,可靠性優(yōu)勢(shì)明顯如圖5-46 (b)所示。
圖5-46 BGA/CSP焊盤設(shè)計(jì)示意圖
SMD(Soldermask Defined)稱為阻焊定義的焊盤設(shè)計(jì),焊盤銅箔直徑比阻焊開(kāi)孔直徑大,其阻焊層壓在焊盤上。其優(yōu)點(diǎn)是銅箔焊盤和阻焊層交迭,可提高焊盤與印制板的附著強(qiáng)度,大多應(yīng)用在窄間距CSP設(shè)計(jì)中;另外,在無(wú)鉛過(guò)渡期有利于氣體排出,可減少“空洞”現(xiàn)象。
引線和過(guò)孔設(shè)計(jì)
導(dǎo)通孔不能加工在焊盤上,導(dǎo)通孔在孔化電鍍后,必須采用介質(zhì)材料或?qū)щ娔z進(jìn)行堵塞.高度不得超過(guò)焊盤高度;與焊盤連接的導(dǎo)線寬度要一致,一般為0.15~0.2mm。
Pitch為1.27mm、焊球直徑為0.762mm BGA的焊盤、過(guò)孔與引線采用啞鈴形設(shè)計(jì),如圖5-47所示。
熱門點(diǎn)擊
- 辮線(豬尾巴線)
- MD機(jī)原理
- 焊盤及阻焊層設(shè)計(jì)
- J形引腳小外形集成電路
- 助焊劑的分類和組成
- 對(duì)于電源和地是對(duì)角的IC引腳的DIP封裝
- 薄屏蔽層內(nèi)的多重反射
- 印刷機(jī)
- 帶狀線
- SOJ焊盤設(shè)計(jì)結(jié)構(gòu)
推薦技術(shù)資料
- 自制智能型ICL7135
- 表頭使ff11CL7135作為ADC,ICL7135是... [詳細(xì)]
- 全新高端射頻儀器
- 集成32位RISC-V處理器&
- 第三代半導(dǎo)體和圖像傳感器 參數(shù)封裝應(yīng)用
- 汽車半導(dǎo)體
- 人形機(jī)器人技術(shù)結(jié)構(gòu)設(shè)計(jì)及發(fā)展分
- 紫光芯片云3.0整體解決方案
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究