微型計(jì)算機(jī)的結(jié)構(gòu)
發(fā)布時(shí)間:2014/6/1 21:58:03 訪問次數(shù):955
圖1-2表示了微型計(jì)算機(jī)的基本結(jié)構(gòu)。
同一般計(jì)算機(jī)不同,微型計(jì)AC0100-112算機(jī)的控制器和運(yùn)算器集成到一起,稱為CPU?梢钥闯,當(dāng)前廣泛采用的微型計(jì)算機(jī)結(jié)構(gòu)中,各部件是通過總線方式連接到一起的?刂菩盘(hào)、地址信號(hào)、數(shù)據(jù)信號(hào)分別通過控制總線、地址總線和數(shù)據(jù)總線傳送。
所謂總線(BUS),是指計(jì)算機(jī)中用于在各部件之間傳輸信息的公共通道?偩實(shí)際上 ‘就是一些傳輸特定信號(hào)的傳輸線路,線路條數(shù)取決于微處理器本身的結(jié)構(gòu)?偩有3種類型。
(1)數(shù)據(jù)總線:Data Bus,用于微處理器和存儲(chǔ)器之間,以及微處理器同I/O接口之間進(jìn)行數(shù)據(jù)傳輸。數(shù)據(jù)總線是雙向的,既可以從CPU傳輸?shù)酵獠,也可以從外部傳輸回CPU。CPU的字長往往同數(shù)據(jù)總線的條數(shù)相同。
(2)地址總線:Address Bus,用于CPU向存儲(chǔ)器或者I/O接口傳輸?shù)刂沸畔。?jì)算 .機(jī)執(zhí)行訪問操作時(shí),不管是讀操作,還是寫操作,都是首先由CPU通過地址總線向訪問目標(biāo)發(fā)送地址信息。地址總線是單向的,即只能由CPU向外部傳送地址信號(hào)。地址總線的條數(shù)決定了CPU可以直接訪問存儲(chǔ)器單元的數(shù)目。假設(shè)某CPU的地址總線的條數(shù)是,2,則可訪問的最大的存儲(chǔ)空間的容量是2”。例如,假設(shè)一個(gè)存儲(chǔ)蓽元保存一個(gè)字節(jié)的內(nèi)容,則具有16條地址總線的CPU可訪問的最大存儲(chǔ)容量為216B=64KB。
(3)控制總線:Control Bus,用于傳輸CPU發(fā)給各個(gè)部件的控制信號(hào),以及傳送其他部件回傳到CPU的狀態(tài)信號(hào)或請(qǐng)求信號(hào)。對(duì)每一條控制線,其傳輸方向是固定的,或者是CPU向外發(fā)出的控制信號(hào),或者是其他部件傳送給CPU的狀態(tài)、請(qǐng)求信號(hào)。
采用總線結(jié)構(gòu)的優(yōu)點(diǎn)是系統(tǒng)結(jié)構(gòu)簡(jiǎn)單、規(guī)則、易于擴(kuò)充。但由于總線是公共通道,當(dāng)其被占用時(shí),其他的傳輸請(qǐng)求只能等待,這對(duì)提高計(jì)算機(jī)的整體性能顯然不利。
在計(jì)算機(jī)中,不僅部件之間采用總線結(jié)構(gòu),部件內(nèi)部也采用總線結(jié)構(gòu)。甚至多臺(tái)計(jì)算機(jī)設(shè)備進(jìn)行互聯(lián)時(shí),采用的也往往是總線結(jié)構(gòu)。
圖1-2表示了微型計(jì)算機(jī)的基本結(jié)構(gòu)。
同一般計(jì)算機(jī)不同,微型計(jì)AC0100-112算機(jī)的控制器和運(yùn)算器集成到一起,稱為CPU?梢钥闯,當(dāng)前廣泛采用的微型計(jì)算機(jī)結(jié)構(gòu)中,各部件是通過總線方式連接到一起的?刂菩盘(hào)、地址信號(hào)、數(shù)據(jù)信號(hào)分別通過控制總線、地址總線和數(shù)據(jù)總線傳送。
所謂總線(BUS),是指計(jì)算機(jī)中用于在各部件之間傳輸信息的公共通道?偩實(shí)際上 ‘就是一些傳輸特定信號(hào)的傳輸線路,線路條數(shù)取決于微處理器本身的結(jié)構(gòu)?偩有3種類型。
(1)數(shù)據(jù)總線:Data Bus,用于微處理器和存儲(chǔ)器之間,以及微處理器同I/O接口之間進(jìn)行數(shù)據(jù)傳輸。數(shù)據(jù)總線是雙向的,既可以從CPU傳輸?shù)酵獠,也可以從外部傳輸回CPU。CPU的字長往往同數(shù)據(jù)總線的條數(shù)相同。
(2)地址總線:Address Bus,用于CPU向存儲(chǔ)器或者I/O接口傳輸?shù)刂沸畔。?jì)算 .機(jī)執(zhí)行訪問操作時(shí),不管是讀操作,還是寫操作,都是首先由CPU通過地址總線向訪問目標(biāo)發(fā)送地址信息。地址總線是單向的,即只能由CPU向外部傳送地址信號(hào)。地址總線的條數(shù)決定了CPU可以直接訪問存儲(chǔ)器單元的數(shù)目。假設(shè)某CPU的地址總線的條數(shù)是,2,則可訪問的最大的存儲(chǔ)空間的容量是2”。例如,假設(shè)一個(gè)存儲(chǔ)蓽元保存一個(gè)字節(jié)的內(nèi)容,則具有16條地址總線的CPU可訪問的最大存儲(chǔ)容量為216B=64KB。
(3)控制總線:Control Bus,用于傳輸CPU發(fā)給各個(gè)部件的控制信號(hào),以及傳送其他部件回傳到CPU的狀態(tài)信號(hào)或請(qǐng)求信號(hào)。對(duì)每一條控制線,其傳輸方向是固定的,或者是CPU向外發(fā)出的控制信號(hào),或者是其他部件傳送給CPU的狀態(tài)、請(qǐng)求信號(hào)。
采用總線結(jié)構(gòu)的優(yōu)點(diǎn)是系統(tǒng)結(jié)構(gòu)簡(jiǎn)單、規(guī)則、易于擴(kuò)充。但由于總線是公共通道,當(dāng)其被占用時(shí),其他的傳輸請(qǐng)求只能等待,這對(duì)提高計(jì)算機(jī)的整體性能顯然不利。
在計(jì)算機(jī)中,不僅部件之間采用總線結(jié)構(gòu),部件內(nèi)部也采用總線結(jié)構(gòu)。甚至多臺(tái)計(jì)算機(jī)設(shè)備進(jìn)行互聯(lián)時(shí),采用的也往往是總線結(jié)構(gòu)。
熱門點(diǎn)擊
- SOP封裝外形及焊盤設(shè)計(jì)示意圖
- 靜態(tài)RAM基本存儲(chǔ)電路
- MCS-51單片機(jī)的引腳及其功能
- Sn-Ag-Cu三元合金
- 熱電偶的固定方法
- 位尋址
- 表面組裝技術(shù)特點(diǎn)
- 靜電防護(hù)原理
- 通孔插裝元器件(THC)焊盤設(shè)計(jì)
- 存儲(chǔ)器字?jǐn)?shù)的擴(kuò)展
推薦技術(shù)資料
- 自制經(jīng)典的1875功放
- 平時(shí)我也經(jīng)常逛一些音響DIY論壇,發(fā)現(xiàn)有很多人喜歡LM... [詳細(xì)]
- 人形機(jī)器人市場(chǎng)未來發(fā)展格局前景預(yù)測(cè)
- 新一代航空器用激光雷達(dá)CES2
- SPAD-SoC集成1080-
- 全球首款1080線激光雷達(dá)應(yīng)用
- 激光雷達(dá)行業(yè)市場(chǎng)發(fā)展新動(dòng)態(tài)
- AI時(shí)代存儲(chǔ)技術(shù)產(chǎn)品走向趨勢(shì)
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究