9種MCS根據(jù)相互之間的相關(guān)特性被分為3組
發(fā)布時間:2014/10/17 20:59:59 訪問次數(shù):817
9種MCS根據(jù)相互之間的相關(guān)特性被分為3組,即FamilyA(MCS-3,MCS-6,MCS-8,MCS-9),F(xiàn)amily B(MCS-2,MCS-5,MCS-7)和Family C(MCS-1,MCS-4)。各組內(nèi)的幾種編碼方案的結(jié)構(gòu)之間具有相互包含或被包含的關(guān)系,更易于實(shí)現(xiàn)編碼速率的轉(zhuǎn)換。G6S-2F-DC4.5實(shí)際應(yīng)用中需要平衡有效信息的傳遞速率和有效的傳遞質(zhì)量兩項(xiàng)因素,傳送有效信息較少而包含較多的冗余糾錯比特的低速信道編碼方案更適用于傳輸質(zhì)量較差的環(huán)境中。
為了實(shí)現(xiàn)增量冗余的傳輸方式,在信道編碼時將每個數(shù)據(jù)包都進(jìn)行1/3卷積,然后進(jìn)行打孔,分成3部分(Pl,P2和P3),是同一數(shù)據(jù)包的3個不同版本的編碼。
在開始數(shù)據(jù)傳輸時,先傳輸Pl。如果被接收端正確解碼,就不再發(fā)P2和P3;如果沒有正確解碼,再傳輸P2,和接收端Buffer中的Pl -起進(jìn)行聯(lián)合解碼,如果解碼正確,就不再發(fā)P3;如果沒有正確解碼,再發(fā)P3,和接收端Buffer中的P1&P2 -起進(jìn)行聯(lián)合解碼。如果解碼仍然不正確,重新發(fā)Pl,和接收端Buffer中的Pl進(jìn)行軟合并,再進(jìn)行解碼。
9種MCS根據(jù)相互之間的相關(guān)特性被分為3組,即FamilyA(MCS-3,MCS-6,MCS-8,MCS-9),F(xiàn)amily B(MCS-2,MCS-5,MCS-7)和Family C(MCS-1,MCS-4)。各組內(nèi)的幾種編碼方案的結(jié)構(gòu)之間具有相互包含或被包含的關(guān)系,更易于實(shí)現(xiàn)編碼速率的轉(zhuǎn)換。G6S-2F-DC4.5實(shí)際應(yīng)用中需要平衡有效信息的傳遞速率和有效的傳遞質(zhì)量兩項(xiàng)因素,傳送有效信息較少而包含較多的冗余糾錯比特的低速信道編碼方案更適用于傳輸質(zhì)量較差的環(huán)境中。
為了實(shí)現(xiàn)增量冗余的傳輸方式,在信道編碼時將每個數(shù)據(jù)包都進(jìn)行1/3卷積,然后進(jìn)行打孔,分成3部分(Pl,P2和P3),是同一數(shù)據(jù)包的3個不同版本的編碼。
在開始數(shù)據(jù)傳輸時,先傳輸Pl。如果被接收端正確解碼,就不再發(fā)P2和P3;如果沒有正確解碼,再傳輸P2,和接收端Buffer中的Pl -起進(jìn)行聯(lián)合解碼,如果解碼正確,就不再發(fā)P3;如果沒有正確解碼,再發(fā)P3,和接收端Buffer中的P1&P2 -起進(jìn)行聯(lián)合解碼。如果解碼仍然不正確,重新發(fā)Pl,和接收端Buffer中的Pl進(jìn)行軟合并,再進(jìn)行解碼。
上一篇:GPRS編碼方案
上一篇:鏈路自適應(yīng)
熱門點(diǎn)擊
- 利用NI ELVIS的虛擬示波器Scope也
- 通常可以選擇信號最強(qiáng)的一個AP
- 因特網(wǎng)采用的設(shè)計(jì)思路
- 用調(diào)用函數(shù)的方法來初始化數(shù)組
- 電路中的有功功率尸的定義
- Build Array用來合并數(shù)組
- 網(wǎng)際控制報文協(xié)議ICMP
- 文件傳送協(xié)議FTP
- 9種MCS根據(jù)相互之間的相關(guān)特性被分為3組
- 所謂對稱密鑰密碼體制
推薦技術(shù)資料
- Seeed Studio
- Seeed Studio紿我們的印象總是和繪畫脫離不了... [詳細(xì)]
- Nuclei lntellig
- RISC-V子系統(tǒng)模式技術(shù)結(jié)構(gòu)
- 物理量子比特量子芯片Willo
- MPS電源管理一站式解決方案詳情
- 薄緩沖層AlGaN/GaN外延
- 2024年全球第三代半導(dǎo)體行業(yè)十大事件
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究