DDR3L SDRAM (1.35V)是低電壓版本
Ddr3 (1.5v) sdram。參考DDR3 (1.5V) SDRAM (Die)
轉(zhuǎn)速:E)數(shù)據(jù)表規(guī)格時,運(yùn)行在1.5V
兼容模式
特性
•VDD = VDDQ = 1.35v (1.283-1.45v)
•向后兼容VDD = VDDQ = 1.5V±0.075V
—支持DDR3L器件,可在1.5V應(yīng)用中向后兼容
•差分雙向數(shù)據(jù)頻閃
•8n位預(yù)取架構(gòu)
•差分時鐘輸入(CK, ck#)
•8家內(nèi)部銀行
•標(biāo)稱和動態(tài)模內(nèi)終止(ODT)
數(shù)據(jù)、頻閃和掩碼信號
•可編程CAS (READ)延遲(CL)
•可編程發(fā)布CAS附加延遲(AL)
•可編程CAS (WRITE)延遲(CWL)
•固定爆發(fā)長度(BL)為8,爆發(fā)斬(BC)為4
(通過模式寄存器設(shè)置[MRS])
•可選擇BC4或BL8在線(OTF)
•自我刷新模式
•-40°C至+125°C的TC
- 64ms, 8192周期刷新-40°C至+85°C
- 32ms +85°C至+105°C
- 16ms在+105°C至+115°C
- 8ms +115°C至+125°C
•自刷新溫度(SRT)
•自動刷新(ASR)
•寫調(diào)平
•多用途寄存器
•輸出驅(qū)動器校準(zhǔn)
•AEC-Q100