總線(xiàn)器件的接口結(jié)構(gòu)
發(fā)布時(shí)間:2016/7/17 17:13:20 訪問(wèn)次數(shù):579
C總線(xiàn)上所有設(shè)備的sDA,sCL引腳必須外接上拉電阻,上拉電阻Rp取值一般在5~C總線(xiàn)器件的接口結(jié)構(gòu)。 AD8055ARZ-REEL7
C總線(xiàn)空閑時(shí)為高電平狀態(tài),任一芯片輸出低電平,都會(huì)使總線(xiàn)信號(hào)變低。掛接總線(xiàn)上器件的數(shù)量(總線(xiàn)的負(fù)載能力)受總線(xiàn)電容量們OpF上限的限制?偩(xiàn)在標(biāo)準(zhǔn)模式下的數(shù)據(jù)傳輸速率為100kbps,快速模式下為400kbps,高速模式下為3.4Mbps。
C芯片地址的識(shí)別采用了全新的方式――用“引腳電平、軟件尋址”實(shí)現(xiàn)。系統(tǒng)中所有的器件均有′C總線(xiàn)接口,所有器件通過(guò)兩根線(xiàn)sDA(串行數(shù)據(jù)線(xiàn))和sCL(串行時(shí)鐘線(xiàn))連接到′C總線(xiàn)上,并通過(guò)尋址識(shí)別。I2C總線(xiàn)中的器件既可以作為主控器,也可以作為被控器,
系統(tǒng)中每個(gè)器件均具有唯一的地址,各器件之間通過(guò)尋址確定數(shù)據(jù)交換方。任何時(shí)刻總線(xiàn)只能有一個(gè)主控制器,數(shù)據(jù)的傳輸只能在主、從器件間進(jìn)行。
“引腳電平”是指芯片有3個(gè)地址引腳,可接固定的“0”、“1”電平而設(shè)置成不同的引腳地址。軟件尋址指令的編碼內(nèi)容包括“器件標(biāo)識(shí)”、“引腳電平”和“方向位”三部分,見(jiàn)表8.7。“器件標(biāo)識(shí)”(D7~D4)用來(lái)區(qū)別不同種類(lèi)的′C芯片,如E2PROM、A/D等,廠家在制作時(shí)已將數(shù)據(jù)固化在芯片中:“引腳電平”(D3~DD是使用者編程時(shí)對(duì)應(yīng)的該芯片的3個(gè)引腳連接的固定電平狀態(tài)。若尋址指令編碼數(shù)據(jù)和某′C芯片的“器件標(biāo)識(shí)”和“引腳電平″相一致, 則該芯片被選中!胺较蛭弧(Dω表示對(duì)該芯片進(jìn)行的操作,“1”表示讀操作,“0”表示寫(xiě)操作。I2C芯片的這種特性,使得它的“片選”既不必像并行芯片那樣通過(guò)數(shù)據(jù)線(xiàn)“譯碼”,也不必像sPI芯片那樣用專(zhuān)門(mén)的V0口的位來(lái)選擇,只要在sDA線(xiàn)上傳送尋址指令就可以了。
C總線(xiàn)上所有設(shè)備的sDA,sCL引腳必須外接上拉電阻,上拉電阻Rp取值一般在5~C總線(xiàn)器件的接口結(jié)構(gòu)。 AD8055ARZ-REEL7
C總線(xiàn)空閑時(shí)為高電平狀態(tài),任一芯片輸出低電平,都會(huì)使總線(xiàn)信號(hào)變低。掛接總線(xiàn)上器件的數(shù)量(總線(xiàn)的負(fù)載能力)受總線(xiàn)電容量們OpF上限的限制?偩(xiàn)在標(biāo)準(zhǔn)模式下的數(shù)據(jù)傳輸速率為100kbps,快速模式下為400kbps,高速模式下為3.4Mbps。
C芯片地址的識(shí)別采用了全新的方式――用“引腳電平、軟件尋址”實(shí)現(xiàn)。系統(tǒng)中所有的器件均有′C總線(xiàn)接口,所有器件通過(guò)兩根線(xiàn)sDA(串行數(shù)據(jù)線(xiàn))和sCL(串行時(shí)鐘線(xiàn))連接到′C總線(xiàn)上,并通過(guò)尋址識(shí)別。I2C總線(xiàn)中的器件既可以作為主控器,也可以作為被控器,
系統(tǒng)中每個(gè)器件均具有唯一的地址,各器件之間通過(guò)尋址確定數(shù)據(jù)交換方。任何時(shí)刻總線(xiàn)只能有一個(gè)主控制器,數(shù)據(jù)的傳輸只能在主、從器件間進(jìn)行。
“引腳電平”是指芯片有3個(gè)地址引腳,可接固定的“0”、“1”電平而設(shè)置成不同的引腳地址。軟件尋址指令的編碼內(nèi)容包括“器件標(biāo)識(shí)”、“引腳電平”和“方向位”三部分,見(jiàn)表8.7。“器件標(biāo)識(shí)”(D7~D4)用來(lái)區(qū)別不同種類(lèi)的′C芯片,如E2PROM、A/D等,廠家在制作時(shí)已將數(shù)據(jù)固化在芯片中:“引腳電平”(D3~DD是使用者編程時(shí)對(duì)應(yīng)的該芯片的3個(gè)引腳連接的固定電平狀態(tài)。若尋址指令編碼數(shù)據(jù)和某′C芯片的“器件標(biāo)識(shí)”和“引腳電平″相一致, 則該芯片被選中!胺较蛭弧(Dω表示對(duì)該芯片進(jìn)行的操作,“1”表示讀操作,“0”表示寫(xiě)操作。I2C芯片的這種特性,使得它的“片選”既不必像并行芯片那樣通過(guò)數(shù)據(jù)線(xiàn)“譯碼”,也不必像sPI芯片那樣用專(zhuān)門(mén)的V0口的位來(lái)選擇,只要在sDA線(xiàn)上傳送尋址指令就可以了。
熱門(mén)點(diǎn)擊
- 片選信號(hào)輸入端,低電平有效
- 光刻工藝產(chǎn)生的微缺陷
- 確定需要幾根地址線(xiàn)
- 機(jī)器數(shù)
- 半導(dǎo)體集成電路制造的環(huán)境要求
- N阱及N+集電極形成
- 平帶時(shí)的負(fù)界面陷阱電荷
- 靜態(tài)顯示方式及其典型應(yīng)用電路
- 循環(huán)左移
- 金屬化電遷移的影響因素
推薦技術(shù)資料
- 泰克新發(fā)布的DSA830
- 泰克新發(fā)布的DSA8300在一臺(tái)儀器中同時(shí)實(shí)現(xiàn)時(shí)域和頻域分析,DS... [詳細(xì)]
- 全新高端射頻儀器
- 集成32位RISC-V處理器&
- 第三代半導(dǎo)體和圖像傳感器 參數(shù)封裝應(yīng)用
- 汽車(chē)半導(dǎo)體
- 人形機(jī)器人技術(shù)結(jié)構(gòu)設(shè)計(jì)及發(fā)展分
- 紫光芯片云3.0整體解決方案
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究