通孔-1和金屬-z的形成(雙鑲嵌)
發(fā)布時(shí)間:2017/10/14 11:15:25 訪問(wèn)次數(shù):763
通孔1和金屬2互連的形成是通過(guò)先通孔雙鑲嵌工藝[13]實(shí)現(xiàn)的,如圖3,13所示。首R1EX24512BSAS0G先沉積IMD2層(例如⒊CN500A,含碳低慮PECVD氧化硅-黑金剛石6kA),然后形成通孔1的圖形并進(jìn)行刻蝕。多層的IMD1主要是為了良好的密封和覆蓋更加多孔的低泛介質(zhì)。然后在通孔中填充BARC(為了平坦化)并沉積一層LTO。隨后形成金屬2的圖形并可使氧化物。去除BARC并清洗后,沉積Ta/TaN和Cu種子層,隨后進(jìn)行Cu填充(使用ECP法)并進(jìn)行CMP平坦化,這樣金屬2互連就形成了。這就是雙鑲嵌工藝[13]。通過(guò)重復(fù)上述的步驟,可以實(shí)現(xiàn)多層互連。
通孔1和金屬2互連的形成是通過(guò)先通孔雙鑲嵌工藝[13]實(shí)現(xiàn)的,如圖3,13所示。首R1EX24512BSAS0G先沉積IMD2層(例如⒊CN500A,含碳低慮PECVD氧化硅-黑金剛石6kA),然后形成通孔1的圖形并進(jìn)行刻蝕。多層的IMD1主要是為了良好的密封和覆蓋更加多孔的低泛介質(zhì)。然后在通孔中填充BARC(為了平坦化)并沉積一層LTO。隨后形成金屬2的圖形并可使氧化物。去除BARC并清洗后,沉積Ta/TaN和Cu種子層,隨后進(jìn)行Cu填充(使用ECP法)并進(jìn)行CMP平坦化,這樣金屬2互連就形成了。這就是雙鑲嵌工藝[13]。通過(guò)重復(fù)上述的步驟,可以實(shí)現(xiàn)多層互連。
熱門點(diǎn)擊
- 調(diào)試的目的、內(nèi)容與步驟
- 元器件引線的成形要求
- 圖紙的幅面與字體高度對(duì)應(yīng)關(guān)系
- 靜電的危害通常表現(xiàn)在哪些方面?
- 拆焊方法
- 元器件引線的成形要求
- 設(shè)置背景空氣域
- 外形美觀
- 通孔-1和金屬-z的形成(雙鑲嵌)
- 一個(gè)PCB的構(gòu)成是在垂直疊層上使用了一系列的
推薦技術(shù)資料
- 泰克新發(fā)布的DSA830
- 泰克新發(fā)布的DSA8300在一臺(tái)儀器中同時(shí)實(shí)現(xiàn)時(shí)域和頻域分析,DS... [詳細(xì)]
- 全集成直接飛行時(shí)間(dToF)傳感器
- 2025年半導(dǎo)體市場(chǎng)發(fā)展趨勢(shì)未
- GW2A系列FPGA芯片應(yīng)用參數(shù)
- DDR類儲(chǔ)存器接口解決方案
- 2.5G bps MIPI D
- 新一代 Arora-V系列FPGA產(chǎn)品詳情
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究