敘述所設(shè)計的BCD碼轉(zhuǎn)換電路的工作原理
發(fā)布時間:2018/1/26 12:24:34 訪問次數(shù):429
實驗報告內(nèi)容R5F61648AD50FPV
1.?dāng)⑹鏊O(shè)計的BCD碼轉(zhuǎn)換電路的工作原理。
2.完成實現(xiàn)該電路的HDL程序。
3.給出電路的仿真結(jié)果。
4.總結(jié)實驗過程中遇到的問題及解決問題的方法。
步長可調(diào)的可逆計數(shù)器設(shè)計
一、實驗?zāi)康?/span>
1.學(xué)習(xí)基于EDA技術(shù)的數(shù)字邏輯電路與系統(tǒng)的設(shè)計、開發(fā)流程。
2.熟練掌握一種EDA設(shè)計工具。
3.提高應(yīng)用計算機(jī)技術(shù)進(jìn)行數(shù)字系統(tǒng)設(shè)計與輔助分析的能力。
4.掌握加、減法計數(shù)器,以及特殊功能計數(shù)器的設(shè)計原理。
二、實驗要求
1.基于Quartus II軟件或其他EDA軟件完成電路設(shè)計。
2.編寫相應(yīng)功能模塊的HDL設(shè)計程序。
3.完成頂層電路原理圖的設(shè)計。
4.對該電路系統(tǒng)進(jìn)行功能仿真。
5.根據(jù)EDA實驗開發(fā)系統(tǒng)上的CPLD/FPGA芯片進(jìn)行適配,生成配置文件或JEDEC文件。
6.將配置文件或JEDEC文件下載到EDA實驗開發(fā)系統(tǒng)。
7.在EDA實驗開發(fā)系統(tǒng)上調(diào)試、驗證電路功能。
實驗報告內(nèi)容R5F61648AD50FPV
1.?dāng)⑹鏊O(shè)計的BCD碼轉(zhuǎn)換電路的工作原理。
2.完成實現(xiàn)該電路的HDL程序。
3.給出電路的仿真結(jié)果。
4.總結(jié)實驗過程中遇到的問題及解決問題的方法。
步長可調(diào)的可逆計數(shù)器設(shè)計
一、實驗?zāi)康?/span>
1.學(xué)習(xí)基于EDA技術(shù)的數(shù)字邏輯電路與系統(tǒng)的設(shè)計、開發(fā)流程。
2.熟練掌握一種EDA設(shè)計工具。
3.提高應(yīng)用計算機(jī)技術(shù)進(jìn)行數(shù)字系統(tǒng)設(shè)計與輔助分析的能力。
4.掌握加、減法計數(shù)器,以及特殊功能計數(shù)器的設(shè)計原理。
二、實驗要求
1.基于Quartus II軟件或其他EDA軟件完成電路設(shè)計。
2.編寫相應(yīng)功能模塊的HDL設(shè)計程序。
3.完成頂層電路原理圖的設(shè)計。
4.對該電路系統(tǒng)進(jìn)行功能仿真。
5.根據(jù)EDA實驗開發(fā)系統(tǒng)上的CPLD/FPGA芯片進(jìn)行適配,生成配置文件或JEDEC文件。
6.將配置文件或JEDEC文件下載到EDA實驗開發(fā)系統(tǒng)。
7.在EDA實驗開發(fā)系統(tǒng)上調(diào)試、驗證電路功能。
熱門點擊
- 上、下限頻率
- 控制電路按照設(shè)計要求可以分為校分電路和清零電
- 七段數(shù)碼管驅(qū)動電路可分為兩種
- 域名中的標(biāo)號都由英文字母和數(shù)字組成
- 無線電噪聲濾波器
- 拖動系統(tǒng)
- 振蕩頻率抖動的結(jié)果是信號的頻譜帶寬變寬
- 負(fù)溫度系數(shù)熱敏電阻
- AJD轉(zhuǎn)換器和數(shù)字顯示電路
- 計時電路
推薦技術(shù)資料
- 全新高端射頻儀器
- 集成32位RISC-V處理器&
- 第三代半導(dǎo)體和圖像傳感器 參數(shù)封裝應(yīng)用
- 汽車半導(dǎo)體
- 人形機(jī)器人技術(shù)結(jié)構(gòu)設(shè)計及發(fā)展分
- 紫光芯片云3.0整體解決方案
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究