對(duì)稱(chēng)性設(shè)計(jì)方法
發(fā)布時(shí)間:2012/4/21 20:02:54 訪(fǎng)問(wèn)次數(shù):1021
一些模擬集成電路的輸入級(jí),例如運(yùn)SS8550算放大器的輸入級(jí)中,要求輸入級(jí)有良好的對(duì)稱(chēng)性,從而保證電路的漂移、失調(diào)電壓、失調(diào)電流小,共模抑制比高,在版圖設(shè)計(jì)中應(yīng)盡量使輸入級(jí)兩邊在電性能和熱性能上對(duì)稱(chēng),以減少輸入級(jí)器件的失配,降低溫度系數(shù)。圖2.9給出了兩種熱源的熱對(duì)稱(chēng)性版圖設(shè)計(jì),圖2.9(a)中,Q14為點(diǎn)熱源,輸入匹配元件排列等熱線(xiàn)上;圖2.9(b)中,功率管呈長(zhǎng)方形,版圖排列時(shí),將輸入級(jí)和輸出級(jí)放在芯片的兩端,輸入級(jí)采用同心式布局,交叉連線(xiàn),以減少工藝和熱不均勻所引起的失配。
要達(dá)到良好的對(duì)稱(chēng)設(shè)計(jì),元件尺寸和形狀要仔細(xì)選擇,例如相同阻值的,至少使其方塊數(shù)、拐角數(shù)、端頭形狀一樣以減少失配。然而,兩個(gè)相鄰等值電阻,即使版圖做得完全一樣,由于工藝的不均勻性,其值不可能完全一樣,匹配誤差為:
所以,在管芯面積允許的情況下,適當(dāng)提高電阻條寬W,可以提高電阻的匹配精度,從而提高對(duì)稱(chēng)電阻的對(duì)稱(chēng)性。
一些模擬集成電路的輸入級(jí),例如運(yùn)SS8550算放大器的輸入級(jí)中,要求輸入級(jí)有良好的對(duì)稱(chēng)性,從而保證電路的漂移、失調(diào)電壓、失調(diào)電流小,共模抑制比高,在版圖設(shè)計(jì)中應(yīng)盡量使輸入級(jí)兩邊在電性能和熱性能上對(duì)稱(chēng),以減少輸入級(jí)器件的失配,降低溫度系數(shù)。圖2.9給出了兩種熱源的熱對(duì)稱(chēng)性版圖設(shè)計(jì),圖2.9(a)中,Q14為點(diǎn)熱源,輸入匹配元件排列等熱線(xiàn)上;圖2.9(b)中,功率管呈長(zhǎng)方形,版圖排列時(shí),將輸入級(jí)和輸出級(jí)放在芯片的兩端,輸入級(jí)采用同心式布局,交叉連線(xiàn),以減少工藝和熱不均勻所引起的失配。
要達(dá)到良好的對(duì)稱(chēng)設(shè)計(jì),元件尺寸和形狀要仔細(xì)選擇,例如相同阻值的,至少使其方塊數(shù)、拐角數(shù)、端頭形狀一樣以減少失配。然而,兩個(gè)相鄰等值電阻,即使版圖做得完全一樣,由于工藝的不均勻性,其值不可能完全一樣,匹配誤差為:
所以,在管芯面積允許的情況下,適當(dāng)提高電阻條寬W,可以提高電阻的匹配精度,從而提高對(duì)稱(chēng)電阻的對(duì)稱(chēng)性。
熱門(mén)點(diǎn)擊
- 失效、失效模式與失效機(jī)理的基本概念
- 混合集成電路的失效模式與失效機(jī)理
- 無(wú)線(xiàn)多媒體傳感器網(wǎng)絡(luò)節(jié)點(diǎn)體系結(jié)構(gòu)設(shè)計(jì)要素
- Agent遷移機(jī)制
- 熱設(shè)計(jì)
- 動(dòng)態(tài)內(nèi)存
- 對(duì)稱(chēng)性設(shè)計(jì)方法
- 基于Agent的無(wú)線(xiàn)傳感器網(wǎng)絡(luò)中間件DisW
- 流動(dòng)性
- 層次的檢測(cè)體系
推薦技術(shù)資料
- 電動(dòng)吸錫烙鐵
- 用12V/2A的電源為電磁閥和泵供電,F(xiàn)QPF9N50... [詳細(xì)]
- Nuclei lntellig
- RISC-V子系統(tǒng)模式技術(shù)結(jié)構(gòu)
- 物理量子比特量子芯片Willo
- MPS電源管理一站式解決方案詳情
- 薄緩沖層AlGaN/GaN外延
- 2024年全球第三代半導(dǎo)體行業(yè)十大事件
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究