ESD應(yīng)力掃描
發(fā)布時(shí)間:2012/4/22 16:27:24 訪問次數(shù):906
表2.5給出了以上ESD模型的參數(shù)。ESD保護(hù)性能SS8550是通過傳導(dǎo)應(yīng)力實(shí)驗(yàn)進(jìn)行測(cè)試的。利用ESD掃描應(yīng)力測(cè)試儀,使用以上的ESD測(cè)試模型,IC芯片在大范圍內(nèi)進(jìn)行步進(jìn)式應(yīng)力實(shí)驗(yàn),直到出現(xiàn)損壞為止。以上所有的測(cè)試模式都是破壞性的,所以對(duì)失效機(jī)理和優(yōu)化ESD設(shè)計(jì)并不能提供足夠的數(shù)據(jù)。
TLP模型
傳輸線脈沖(Transmission Line Pulse,TLP)模型與以上四種模型不同,通過改變加在IC管腳上方波的高度、周期和上升時(shí)間,可以得到更多有用的信息。TLP測(cè)試可以繪出在ESD應(yīng)力下DUT的連續(xù)FV曲線,對(duì)研究ESD失效機(jī)理提供足夠的實(shí)驗(yàn)數(shù)據(jù)。TLP模型電路。圖中傳輸線預(yù)充電,然后通過DUT泄放,以模擬ESD應(yīng)力情況,即一個(gè)典型的TLP ESD模型電路,采用可變高度的短方波作為IC的應(yīng)力。TCL模型可以傳導(dǎo)ESD模擬結(jié)果,并預(yù)測(cè)ESD保護(hù)電路的設(shè)計(jì)能力。
表2.5給出了以上ESD模型的參數(shù)。ESD保護(hù)性能SS8550是通過傳導(dǎo)應(yīng)力實(shí)驗(yàn)進(jìn)行測(cè)試的。利用ESD掃描應(yīng)力測(cè)試儀,使用以上的ESD測(cè)試模型,IC芯片在大范圍內(nèi)進(jìn)行步進(jìn)式應(yīng)力實(shí)驗(yàn),直到出現(xiàn)損壞為止。以上所有的測(cè)試模式都是破壞性的,所以對(duì)失效機(jī)理和優(yōu)化ESD設(shè)計(jì)并不能提供足夠的數(shù)據(jù)。
TLP模型
傳輸線脈沖(Transmission Line Pulse,TLP)模型與以上四種模型不同,通過改變加在IC管腳上方波的高度、周期和上升時(shí)間,可以得到更多有用的信息。TLP測(cè)試可以繪出在ESD應(yīng)力下DUT的連續(xù)FV曲線,對(duì)研究ESD失效機(jī)理提供足夠的實(shí)驗(yàn)數(shù)據(jù)。TLP模型電路。圖中傳輸線預(yù)充電,然后通過DUT泄放,以模擬ESD應(yīng)力情況,即一個(gè)典型的TLP ESD模型電路,采用可變高度的短方波作為IC的應(yīng)力。TCL模型可以傳導(dǎo)ESD模擬結(jié)果,并預(yù)測(cè)ESD保護(hù)電路的設(shè)計(jì)能力。
上一篇:IEC模型
上一篇:ESD保護(hù)器件
熱門點(diǎn)擊
- Smart dust
- 雙極晶體管(BJT)
- 電子元器件的主要失效模式或機(jī)理分布
- 短消息收發(fā)方式
- 在電子整機(jī)系統(tǒng)中的作用
- SOS的通信機(jī)制
- 微型化與可穿戴策略
- ESD應(yīng)力掃描
- IEC模型
- 無(wú)線醫(yī)療傳感節(jié)點(diǎn)的設(shè)計(jì)與實(shí)現(xiàn)
推薦技術(shù)資料
- 基準(zhǔn)電壓的提供
- 開始的時(shí)候,想使用LM385作為基準(zhǔn),HIN202EC... [詳細(xì)]
- 全集成直接飛行時(shí)間(dToF)傳感器
- 2025年半導(dǎo)體市場(chǎng)發(fā)展趨勢(shì)未
- GW2A系列FPGA芯片應(yīng)用參數(shù)
- DDR類儲(chǔ)存器接口解決方案
- 2.5G bps MIPI D
- 新一代 Arora-V系列FPGA產(chǎn)品詳情
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究