測量輸出阻抗
發(fā)布時間:2012/5/15 19:45:30 訪問次數(shù):841
如圖9.11所示,接有負載時,電壓的下降量可以認SN74CBT16233DGGR為是由于輸出阻抗Z。所產(chǎn)生的,則該電路的輸出阻抗為ZO=102Q.
共發(fā)射極電路的輸出阻抗為集電極電阻值的本身,但是當加上負反饋時,這種電路的輸幽阻抗大大地下降。那么,加上負反饋,輸出阻抗下降了多少呢?輸出阻抗僅僅下降了這么一部分,即加上反饋后的最終增益,也稱為閉環(huán)增益與裸增益之差。
例如,在沒有加負反饋時的ZO為lokfl,裸增益為60dB,加了反饋后增益為20dB的電路中,ZO為-40dB(=20dB-60dB),即Z。為沒有加反饋時的1/100(一-40dB)即100Q。
這是負反饋的最大優(yōu)點。所以,顯著地增大裸增益,而又加上負反饋的話,輸出阻抗能夠大大地下降。
相反,想增大閉環(huán)增益時,如果沒有預(yù)先某種程度地增加裸增益,輸出阻抗不可能下降,這種情況要加以注意。
如圖9.11所示,接有負載時,電壓的下降量可以認SN74CBT16233DGGR為是由于輸出阻抗Z。所產(chǎn)生的,則該電路的輸出阻抗為ZO=102Q.
共發(fā)射極電路的輸出阻抗為集電極電阻值的本身,但是當加上負反饋時,這種電路的輸幽阻抗大大地下降。那么,加上負反饋,輸出阻抗下降了多少呢?輸出阻抗僅僅下降了這么一部分,即加上反饋后的最終增益,也稱為閉環(huán)增益與裸增益之差。
例如,在沒有加負反饋時的ZO為lokfl,裸增益為60dB,加了反饋后增益為20dB的電路中,ZO為-40dB(=20dB-60dB),即Z。為沒有加反饋時的1/100(一-40dB)即100Q。
這是負反饋的最大優(yōu)點。所以,顯著地增大裸增益,而又加上負反饋的話,輸出阻抗能夠大大地下降。
相反,想增大閉環(huán)增益時,如果沒有預(yù)先某種程度地增加裸增益,輸出阻抗不可能下降,這種情況要加以注意。
熱門點擊
- NPN與PNP進行組合的理由
- 差動放大電路的應(yīng)用電路
- SCR ESD器件
- 使用正負電源的推挽型射極跟隨器
- 機械應(yīng)力對電子元器件可靠性影響分析
- 寄生耦合設(shè)計技術(shù)
- 節(jié)點電路原理圖
- 射頻通信技術(shù)
- 降額設(shè)計
- 渥爾曼電路的設(shè)計
推薦技術(shù)資料
- 驅(qū)動板的原理分析
- 先來看看原理圖。圖8所示為底板及其驅(qū)動示意圖,F(xiàn)M08... [詳細]
- 全集成直接飛行時間(dToF)傳感器
- 2025年半導(dǎo)體市場發(fā)展趨勢未
- GW2A系列FPGA芯片應(yīng)用參數(shù)
- DDR類儲存器接口解決方案
- 2.5G bps MIPI D
- 新一代 Arora-V系列FPGA產(chǎn)品詳情
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究