可編程邏輯器件(PLD)
發(fā)布時間:2013/10/21 19:39:06 訪問次數(shù):1390
PLD是20世紀70年代開始發(fā)展起來的一種新型大規(guī)模集成電路。一片PLD所容納的邏輯門可達數(shù)百、數(shù)千甚至更多,其邏輯功能可由用戶編程指定。特別適宜于構造小批量生產(chǎn)的系統(tǒng),HA178M08或在系統(tǒng)開發(fā)研制過程中使用。
PLD從最初的PROM經(jīng)歷了可編程邏輯陣列(PLA)、可編程陣列邏輯(PAI。)、通用陣列邏輯(GAL),發(fā)展到目前的在系統(tǒng)編程(ISP)器件,不僅簡化了數(shù)字系統(tǒng)設計過程、降低成本和系統(tǒng)的體積、提高了系統(tǒng)的可靠性和保密性,而且使用戶的設計、使用、選擇芯片更加方便快捷,從根本上改變了系統(tǒng)的設計方法。
PLD的基本結構
PLD的基本結構如圖10.2.1所示,它由一個“與”陣列和一個“或”陣列組成,每個輸出都是輸入的“與或”函數(shù)。陣列中輸入線和輸出線的交點通過邏輯元件相連接。這些元件是接遁還是斷開,可由用戶通過編程決定。
各種不同的PLD是在上述基本結構的基礎上,附加一些其他邏輯元件,如輸入緩沖器、輸出寄存器、內(nèi)部反饋、輸出宏單元等構成。
PLD的電路表示法
對于PLD器件,一般的邏輯電路表示方法很難描述其內(nèi)部電路,為在芯片的內(nèi)部電路和邏輯圖之間建立一一對應關系,把邏輯圖和真值表結合在一起構成一種緊湊而易于識讀的形式,對描述PLD基本結構的有關邏輯符號作了一規(guī)定。
PI,D的基本器件是與門和或門,圖10.2.2給出了兩種與門表示方法。
圖10.2.3表示PLD的典型輸入緩沖器,它的輸出B和C是其輸入A的原和反;
圖11.2.4給出了PLD陣列交叉點上的三種連接方式,“.”表示硬線連接、“×”表示可編程連接、沒有“.”和“×”表示不連接;
圖10.2.j列出與門不執(zhí)行任何功能的連接表示方法。
PLD是20世紀70年代開始發(fā)展起來的一種新型大規(guī)模集成電路。一片PLD所容納的邏輯門可達數(shù)百、數(shù)千甚至更多,其邏輯功能可由用戶編程指定。特別適宜于構造小批量生產(chǎn)的系統(tǒng),HA178M08或在系統(tǒng)開發(fā)研制過程中使用。
PLD從最初的PROM經(jīng)歷了可編程邏輯陣列(PLA)、可編程陣列邏輯(PAI。)、通用陣列邏輯(GAL),發(fā)展到目前的在系統(tǒng)編程(ISP)器件,不僅簡化了數(shù)字系統(tǒng)設計過程、降低成本和系統(tǒng)的體積、提高了系統(tǒng)的可靠性和保密性,而且使用戶的設計、使用、選擇芯片更加方便快捷,從根本上改變了系統(tǒng)的設計方法。
PLD的基本結構
PLD的基本結構如圖10.2.1所示,它由一個“與”陣列和一個“或”陣列組成,每個輸出都是輸入的“與或”函數(shù)。陣列中輸入線和輸出線的交點通過邏輯元件相連接。這些元件是接遁還是斷開,可由用戶通過編程決定。
各種不同的PLD是在上述基本結構的基礎上,附加一些其他邏輯元件,如輸入緩沖器、輸出寄存器、內(nèi)部反饋、輸出宏單元等構成。
PLD的電路表示法
對于PLD器件,一般的邏輯電路表示方法很難描述其內(nèi)部電路,為在芯片的內(nèi)部電路和邏輯圖之間建立一一對應關系,把邏輯圖和真值表結合在一起構成一種緊湊而易于識讀的形式,對描述PLD基本結構的有關邏輯符號作了一規(guī)定。
PI,D的基本器件是與門和或門,圖10.2.2給出了兩種與門表示方法。
圖10.2.3表示PLD的典型輸入緩沖器,它的輸出B和C是其輸入A的原和反;
圖11.2.4給出了PLD陣列交叉點上的三種連接方式,“.”表示硬線連接、“×”表示可編程連接、沒有“.”和“×”表示不連接;
圖10.2.j列出與門不執(zhí)行任何功能的連接表示方法。
上一篇:只讀存儲器(ROM)
上一篇:常用PLD器件
熱門點擊