遠(yuǎn)離PCB邊緣的飛線代替PCB線
發(fā)布時(shí)間:2017/6/25 20:51:45 訪問(wèn)次數(shù):810
關(guān)于復(fù)位信號(hào)在PCB上的布線,補(bǔ)充做了以下試驗(yàn),以說(shuō)明復(fù)位信號(hào)線在PCB上的位置對(duì)該產(chǎn)品EsD抗擾度的影響。
首先用一根飛線連接代替PCB中“p⒛re⒃t”信號(hào),并遠(yuǎn)離PCB邊緣,如圖6.15所示,SN27741YZFR-B1在這種情況下測(cè)試,測(cè)試中沒(méi)有發(fā)現(xiàn)任何異,F(xiàn)象,測(cè)試通過(guò)。
圖615 遠(yuǎn)離PCB邊緣的飛線代替PCB線
再如圖6.16所示,用一根靠近PCB邊緣的飛線代替原來(lái)PCB中的進(jìn)行測(cè)試,測(cè)試中,該產(chǎn)品出現(xiàn)復(fù)位現(xiàn)象。
圖6,16 靠近PCB邊緣的飛線代替PCB線
在圖6.16所示的情況下,其他部分不動(dòng),只調(diào)整網(wǎng)口旁的布線,即避開(kāi)以太網(wǎng)接口電路的地挖空區(qū)域,如圖6。17所示。再重新進(jìn)行ESD測(cè)試,測(cè)試中也沒(méi)有發(fā)現(xiàn)任何異,F(xiàn)象,測(cè)試通過(guò)。說(shuō)明靠近以太網(wǎng)接口電路部分的“pr【,rc∞t”信號(hào)布線是該ESD問(wèn)題的主要影響因素。
關(guān)于復(fù)位信號(hào)在PCB上的布線,補(bǔ)充做了以下試驗(yàn),以說(shuō)明復(fù)位信號(hào)線在PCB上的位置對(duì)該產(chǎn)品EsD抗擾度的影響。
首先用一根飛線連接代替PCB中“p⒛re⒃t”信號(hào),并遠(yuǎn)離PCB邊緣,如圖6.15所示,SN27741YZFR-B1在這種情況下測(cè)試,測(cè)試中沒(méi)有發(fā)現(xiàn)任何異,F(xiàn)象,測(cè)試通過(guò)。
圖615 遠(yuǎn)離PCB邊緣的飛線代替PCB線
再如圖6.16所示,用一根靠近PCB邊緣的飛線代替原來(lái)PCB中的進(jìn)行測(cè)試,測(cè)試中,該產(chǎn)品出現(xiàn)復(fù)位現(xiàn)象。
圖6,16 靠近PCB邊緣的飛線代替PCB線
在圖6.16所示的情況下,其他部分不動(dòng),只調(diào)整網(wǎng)口旁的布線,即避開(kāi)以太網(wǎng)接口電路的地挖空區(qū)域,如圖6。17所示。再重新進(jìn)行ESD測(cè)試,測(cè)試中也沒(méi)有發(fā)現(xiàn)任何異常現(xiàn)象,測(cè)試通過(guò)。說(shuō)明靠近以太網(wǎng)接口電路部分的“pr【,rc∞t”信號(hào)布線是該ESD問(wèn)題的主要影響因素。
熱門(mén)點(diǎn)擊
- 離子注人降低MOS管閾值電壓
- PTC是一種限流保護(hù)器件
- 雙極型集成電路工藝流程
- 干法刻蝕不像濕法刻蝕那樣有很高的選擇比
- CMOS電路中的短路情況
- 蒸發(fā)速率
- 系統(tǒng)級(jí)封裝技術(shù)――單級(jí)集成模塊(SLIM)
- 時(shí)鐘驅(qū)動(dòng)芯片P149FCT807T的電源輸人
- 刻蝕參數(shù)
- 工藝過(guò)程檢測(cè)內(nèi)容包括硅與其他輔助材料檢測(cè)和工
推薦技術(shù)資料
- 泰克新發(fā)布的DSA830
- 泰克新發(fā)布的DSA8300在一臺(tái)儀器中同時(shí)實(shí)現(xiàn)時(shí)域和頻域分析,DS... [詳細(xì)]
- 車載顯示技術(shù)AR
- 2 納米工藝 A18 Pro 芯片參數(shù)技術(shù)應(yīng)
- 新一代 HBM3/HBM3e
- NAND FLASH控制器芯片
- SoC芯片架構(gòu)設(shè)計(jì)
- 嵌入式存儲(chǔ)芯片PPI Nand
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究