部分譯碼法
發(fā)布時(shí)間:2014/6/3 20:48:34 訪問次數(shù):6447
部分譯碼法是指用CPU的部分高位地址線參與譯碼后作為存儲(chǔ)芯片的片選信號(hào)。它是SN74HC165DR線選法寫全譯碼法的一個(gè)折中,一方面可以簡(jiǎn)化譯碼器的設(shè)計(jì),另一方面有較強(qiáng)的存儲(chǔ)器容量擴(kuò)展能力和連續(xù)的存儲(chǔ)器范圍。例如,用4片2716擴(kuò)展存儲(chǔ)器的容量,如圖2-19所示。
圖2-19中采用3條高位地址線A13~All加到一個(gè)3-8譯碼器的輸入端,選用其中的4條輸出作為4塊芯片的片選信號(hào)。此時(shí),為了確定每片芯片的地址范圍,懸空沒用到的高位地址( Ais、A14)可假設(shè)為“0”,這樣確定出來的地址與線選法中的一樣,都稱為“基
本地址”,確定的方法不變。同樣,部分譯碼法也存在重疊地址,而且重疊地址的個(gè)數(shù)m與懸空地址線的條數(shù)n的關(guān)系為:m=2“,在本例中每片芯片共有4個(gè)重疊地址(其中一個(gè)為基本地址),分別假設(shè)當(dāng)A15A14=01、10和11時(shí),其余的地址確定方法不變。例如,14芯片的其余重疊地址如圖2-20所示。
圖2-20 芯片的其余重疊地址
用同樣的方法,不難寫出其余芯片的重疊地址。部分譯碼法的連接方案中,由于地址重疊,影響了地址區(qū)的有效使用,也限制了存儲(chǔ)器的擴(kuò)展。因此,在選用部分譯碼時(shí),也要盡可能多選一些高位地址線來作為譯碼器的輸入。
部分譯碼法是指用CPU的部分高位地址線參與譯碼后作為存儲(chǔ)芯片的片選信號(hào)。它是SN74HC165DR線選法寫全譯碼法的一個(gè)折中,一方面可以簡(jiǎn)化譯碼器的設(shè)計(jì),另一方面有較強(qiáng)的存儲(chǔ)器容量擴(kuò)展能力和連續(xù)的存儲(chǔ)器范圍。例如,用4片2716擴(kuò)展存儲(chǔ)器的容量,如圖2-19所示。
圖2-19中采用3條高位地址線A13~All加到一個(gè)3-8譯碼器的輸入端,選用其中的4條輸出作為4塊芯片的片選信號(hào)。此時(shí),為了確定每片芯片的地址范圍,懸空沒用到的高位地址( Ais、A14)可假設(shè)為“0”,這樣確定出來的地址與線選法中的一樣,都稱為“基
本地址”,確定的方法不變。同樣,部分譯碼法也存在重疊地址,而且重疊地址的個(gè)數(shù)m與懸空地址線的條數(shù)n的關(guān)系為:m=2“,在本例中每片芯片共有4個(gè)重疊地址(其中一個(gè)為基本地址),分別假設(shè)當(dāng)A15A14=01、10和11時(shí),其余的地址確定方法不變。例如,14芯片的其余重疊地址如圖2-20所示。
圖2-20 芯片的其余重疊地址
用同樣的方法,不難寫出其余芯片的重疊地址。部分譯碼法的連接方案中,由于地址重疊,影響了地址區(qū)的有效使用,也限制了存儲(chǔ)器的擴(kuò)展。因此,在選用部分譯碼時(shí),也要盡可能多選一些高位地址線來作為譯碼器的輸入。
熱門點(diǎn)擊
- 部分譯碼法
- 4164 DRAM芯片
- 鉛的基本物理和化學(xué)特性
- 雙波峰焊機(jī)內(nèi)部結(jié)構(gòu)
- 倒裝芯片裝配工藝對(duì)貼裝設(shè)備的要求
- 使用AOI軟件技術(shù)
- 正確分析與優(yōu)化再流焊溫度曲線
- 放置電源地線窗口
- 三防漆的涂覆
- 印刷機(jī)的發(fā)展方向
推薦技術(shù)資料
- 全集成直接飛行時(shí)間(dToF)傳感器
- 2025年半導(dǎo)體市場(chǎng)發(fā)展趨勢(shì)未
- GW2A系列FPGA芯片應(yīng)用參數(shù)
- DDR類儲(chǔ)存器接口解決方案
- 2.5G bps MIPI D
- 新一代 Arora-V系列FPGA產(chǎn)品詳情
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究