適用于高k柵介質(zhì)和金屬柵的柵最后形戊或置換金屬柵CMOs工藝流程
發(fā)布時間:2017/10/17 21:15:23 訪問次數(shù):771
適用于高k柵介質(zhì)和金屬柵的柵最后形戊或置換金屬柵CMOs工藝流程 T010050
CMOS邏輯產(chǎn)品工藝流程是制造32nm或更早工藝節(jié)點的主導(dǎo)工藝流程。隨著CMOS工藝特征尺寸繼續(xù)按比例縮小到28nm及更小時,需要采用能夠減少柵極漏電流和柵極電阻的高嫉柵介質(zhì)層和金屬柵電極以提高器件速度。這些新功能通過采用柵最后形成或置換金屬柵(Replaccment Meta卜Gate,RMG)工藝成功地合到CMOS制造工藝流程當(dāng)中,它類似于柵先形成的常規(guī)CMOS工藝流程,只是在吖D結(jié)形成后,多晶硅柵極材料被移除并且被沉積的高乃介質(zhì)層和金屬層所取代。以這種方式,可以降低高乃材料的總熱預(yù)算,提高高乃柵介質(zhì)層的可靠性。RMG形成之后,繼續(xù)常規(guī)的流程,如接觸電極,金屬硅化物(接觸區(qū)域內(nèi)形成的)和鎢插栓工藝流程。繼續(xù)完成后段工藝流程,形成第1層銅(M1)(單鑲嵌)和互連(雙鑲嵌)結(jié)構(gòu)。
適用于高k柵介質(zhì)和金屬柵的柵最后形戊或置換金屬柵CMOs工藝流程 T010050
CMOS邏輯產(chǎn)品工藝流程是制造32nm或更早工藝節(jié)點的主導(dǎo)工藝流程。隨著CMOS工藝特征尺寸繼續(xù)按比例縮小到28nm及更小時,需要采用能夠減少柵極漏電流和柵極電阻的高嫉柵介質(zhì)層和金屬柵電極以提高器件速度。這些新功能通過采用柵最后形成或置換金屬柵(Replaccment Meta卜Gate,RMG)工藝成功地合到CMOS制造工藝流程當(dāng)中,它類似于柵先形成的常規(guī)CMOS工藝流程,只是在吖D結(jié)形成后,多晶硅柵極材料被移除并且被沉積的高乃介質(zhì)層和金屬層所取代。以這種方式,可以降低高乃材料的總熱預(yù)算,提高高乃柵介質(zhì)層的可靠性。RMG形成之后,繼續(xù)常規(guī)的流程,如接觸電極,金屬硅化物(接觸區(qū)域內(nèi)形成的)和鎢插栓工藝流程。繼續(xù)完成后段工藝流程,形成第1層銅(M1)(單鑲嵌)和互連(雙鑲嵌)結(jié)構(gòu)。
熱門點擊
- 柵氧和多晶硅柵的形成
- RRAM
- 地線網(wǎng)格的間距也不能太大
- 工藝文件封面
- 光刻技術(shù)
- HDP-CVD中的再沉積問題
- 高電子遷移率晶體管
- 高溫超導(dǎo)磁體
- 嵌人式鍺硅工藝
- 量子阱場效應(yīng)晶體管
推薦技術(shù)資料
- Nuclei lntellig
- RISC-V子系統(tǒng)模式技術(shù)結(jié)構(gòu)
- 物理量子比特量子芯片Willo
- MPS電源管理一站式解決方案詳情
- 薄緩沖層AlGaN/GaN外延
- 2024年全球第三代半導(dǎo)體行業(yè)十大事件
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究